مقاله یک معماری VLSI برای افزایش تحمل پذیری در برابر خطای NoC با استفاده از توپولوژی شبکه چهار یدک و پیکربندی مجدد پویا (2013 آی تریپل ای)

عنوان فارسی مقاله یک معماری VLSI برای افزایش تحمل پذیری در برابر خطای NoC با استفاده از توپولوژی شبکه چهار یدک و پیکربندی مجدد پویا
عنوان انگلیسی مقاله A VLSI Architecture for Enhancing the Fault Tolerance of NoC using Quad-spare Mesh Topology and Dynamic Reconfiguration
فهرست مطالب چکیده

1- مقدمه

II. طرح شبکه چهار یدکی (QUAD-SPARE MESH)

A. توپولوژی شبکه چهار یدکی

B. پیکربندی مجدد توپولوژی

C. الگوریتم مسیریابی

III. نتایج ارزیابی و تجربی

A. تحلیل اعتبار

B. تحلیل های اعتبار تنزل زمان

C. زمان متوسط برای تحلیل شکست

D. خروجی

IV. نتیجه گیری

بخشی از متن مقاله انگلیسی Abstract

Effective fault tolerant techniques are crucial for a Network-on-Chip (NoC) to achieve reliable communication. In this paper, a novel VLSI architecture employing redundant routers is proposed to enhance the fault tolerance of an NoC. The NoC mesh is divided into blocks of 2×2 routers with a spare router placed in the center. The proposed fault-tolerant architecture, referred to as a quad-spare mesh, can be dynamically reconfigured by changing control signals without altering the underlying topology. This dynamic reconfiguration and its corresponding routing algorithm are demonstrated in detail. Experimental results show that the proposed design achieves significant improvements on reliability compared with those reported in the literature.

ترجمه بخشی از متن مقاله چکیده

تکنیک های تحمل پذیری در برابر خطای (تحمل خطا) موثر برای شبکه روی تراشه (NoC) به منظور دستیابی به ارتباطات قابل اعتماد بسیار حیاتی هستند. در این مقاله، یک معماری جدید VLSI که روترهای برکنار شده را به کار می‌گیرد، برای افزایش تحمل خطای یک NoC پیشنهاد شده است. شبکه NoC به دو بلوک 2×2از روترها با یک روتر یدک که در مرکز قرار گرفته، تقسیم می شود. معماری تحمل خطای پیشنهادی، به عنوان یک شبکه چهار –یدکی اشاره شده، می تواند با تغییر سیگنال های کنترل بدون تغییر دادن توپولوژی اساسی ، به طور پویا مجدد پیکربندی شود. این پیکربندی مجدد پویا و الگوریتم مسیریابی متناظرش با جرئیات نشان داده شده‌اند. نتایج تجربی نشان می‌دهند که طرح پیشنهادی، بهبودهای قابل توجهی روی قابلیت اطمینان در مقایسه با آنهایی که در این ادبیات گزارش شده اند، بدست آورده است.

سال انتشار 2013
ناشر آی تریپل ای
مجله  سمپوزیوم بین المللی درباره مدار و سیستم – International Symposium on Circuits and Systems
 تعداد صفحات مقاله انگلیسی 4
تعداد صفحات ترجمه مقاله 10
مناسب برای رشته مهندسی فناوری اطلاعات، کامپیوتر و برق
مناسب برای گرایش شبکه های کامپیوتری، معماری سیستم های کامپیوتری و مدارهای مجتمع الکترونیک
دانلود رایگان مقاله انگلیسی ○ دانلود رایگان مقاله انگلیسی با فرمت pdf
خرید ترجمه فارسی ○ خرید ترجمه آماده این مقاله با فرمت ورد
سایر مقالات این رشته ○ مشاهده سایر مقالات رشته مهندسی فناوری اطلاعات

دیدگاهتان را بنویسید